3.2.2 I/O口(开关)控制设计原理

3.2.2 I/O口(开关)控制设计原理

P0口作为地址/数据线使用时,CPU及内部控制信号为“1”,转换开关MUX打向上面的触点,使反向器的输出端和T2(见图2.13)管栅极接通,输出的地址或数据通过与门驱动T同时通过场效应管T2完成信息传送,数据输入时,通过缓冲器进入内部总线。

在使用P0口时应注意以下两点。

(1)当作为输入接口使用时,应先对该接口写入“1”,场效应管T2截止,再进行读入操作,以防止场效应管处于导通状态,使引脚钳拉到零而引起误读。

(2)当作为I/O口使用时,T1截止,输出驱动极漏极开路,在P0口引脚上需外接10 kΩ的上拉电阻,否则T2因无电源供电而无法工作。